AM79C90JC
Am79C90 CMOS 以太網(wǎng)局域網(wǎng)控制器 (C-LANCE) 獨特特性 n 兼容以太網(wǎng)和 IEEE 802.3 10BASE-5 A 型、
10BASE-2 B 型、“廉價網(wǎng)絡(luò)”、10BASE-T n 可輕松與 80x86、680x0、Am29000?、Z8000??
微處理器連接 n 板載 DMA 和緩沖區(qū)管理、64 字節(jié)接收、48 字節(jié)發(fā)送 FIFO n 24 位寬線性尋址(總線主控模式)?
n 網(wǎng)絡(luò)和數(shù)據(jù)包錯誤報告 n 連續(xù)數(shù)據(jù)包接收,幀間間隔僅為 0.5 μs n 診斷程序 —?
內(nèi)部/外部環(huán)回 — CRC 邏輯檢查 — 時域反射計 n 低功耗,適用于功耗敏感型應(yīng)用 n 軟件和硬件完全兼容?
AMD LANCE 設(shè)備 (Am7990)(見附錄 A)一般說明 Am79C90 CMOS 以太網(wǎng)局域網(wǎng)控制器 (C-LANCE) 是一個 48 針 VLSI 設(shè)備,
旨在大大簡化微型計算機或小型計算機與 IEEE 802.3/以太網(wǎng)局域網(wǎng)的連接。
引腳 描述 A16–A23 高位地址總線(輸出,三態(tài)) 用于訪問 24 位地址的附加地址位。這些線路僅作為總線主控器驅(qū)動。
?ADR 寄存器地址端口選擇(輸入) 當(dāng) C-LANCE 為從屬設(shè)備時,ADR 指示選擇了兩個寄存器端口中的哪一個。
ADR 低電平選擇寄存器數(shù)據(jù)端口;ADR 高電平選擇寄存器地址端口。ADR 必須在整個總線周期的數(shù)據(jù)部分有效,
并且僅在 CS 為低電平時由 C-LANCE 使用。 ALE/AS 地址鎖存使能(輸出,三態(tài))?
用于解復(fù)用 DAL 線路并定義總線周期的地址部分。此 I/O 引腳可通過 CSR3 的位 (01) 進行編程。
作為 ALE(CSR3 (01),ACON = 0),信號在傳輸?shù)牡刂凡糠謴母唠娖睫D(zhuǎn)換為低電平,并在數(shù)據(jù)部分保持低電平。
從設(shè)備可以使用 ALE 來控制總線地址線上的鎖存器。當(dāng) ALE 為高電平時,鎖存器打開,當(dāng) ALE 變?yōu)榈碗娖綍r,鎖存器關(guān)閉。