99久久免费精品高清特色大片_亚洲色图集配字幕_被多个强壮的黑人灌满精_中文字幕乱码 亚洲精品_国产美女在线

  •  歡迎來到 深圳市毅創(chuàng)騰電子科技有限公司  
網(wǎng)站首頁 > 電子資訊> XILINX DSP設(shè)計(jì)流程通常包括以下步驟:

XILINX DSP設(shè)計(jì)流程通常包括以下步驟:

信息來源 : 網(wǎng)絡(luò) | 發(fā)布時(shí)間 : 2016-04-06 14:03 | 瀏覽次數(shù) : 454

DSP設(shè)計(jì)流程通常包括以下步驟:

  · 用 The MathWorks推出的業(yè)界標(biāo)準(zhǔn)工具配合賽靈思的 System Generator與AccelDSP 綜合工具開發(fā)并驗(yàn)證硬件模型。

  · 生成 HDL 位和周期仿真精確的電路圖,也就是說,其行為確保符合原始模型中的功能。

  · 設(shè)計(jì)綜合并生成比特流,用于 FPGA 的編程。現(xiàn)在FPGA 設(shè)計(jì)人員無需將 DSP 工程師或系統(tǒng)架構(gòu)師的設(shè)計(jì)方案轉(zhuǎn)變?yōu)?HDL,從而避免了既耗時(shí)且容易出錯(cuò)的步驟。

  在本模型中,設(shè)計(jì)人員可使用過濾器,過濾器的系數(shù)需要適應(yīng)于即將通過系統(tǒng)的數(shù)據(jù),因此我們可通過共享存儲(chǔ)器向過濾器添加處理器組件。利用賽靈思工具,設(shè)計(jì)人員還能在系統(tǒng)生成器中調(diào)用軟件開發(fā)套件,編寫一些C代碼,以便根據(jù)數(shù)據(jù)更新系數(shù),并編輯整個(gè)模塊,將其下載到開發(fā)板上進(jìn)行實(shí)時(shí)調(diào)試,仍用 SimuLink 或 MATLAB 測試基準(zhǔn)實(shí)現(xiàn)硬件協(xié)同仿真。最后,如需要修改某些 C 代碼的話,設(shè)計(jì)人員可即時(shí)進(jìn)行修改,且無需對設(shè)計(jì)方案進(jìn)行再編譯。

  系統(tǒng)架構(gòu)師的角色就是完成整個(gè)設(shè)計(jì)工作,根據(jù)設(shè)計(jì)方案的復(fù)雜程度,架構(gòu)師可能需要在嵌入式、DSP 和 RTL等領(lǐng)域跨領(lǐng)域工作。這時(shí),F(xiàn)PGA廠商就需要提供系統(tǒng)級和RTL級工具。

  系統(tǒng)設(shè)計(jì)的理念需要集成不同領(lǐng)域的技術(shù)知識(shí),在 FPGA 中更好地利用資源。隨著應(yīng)用對 DSP 功能的依賴程度越來越高,我們可讓處理器充分利用加速器的作用,從而大幅提高性能。事實(shí)上,F(xiàn)PGA 專用系統(tǒng)設(shè)計(jì)的一大優(yōu)勢就在于它能執(zhí)行系統(tǒng)分區(qū),控制軟硬件實(shí)施的平衡。對許多用戶來說,已經(jīng)沒必要對低級 HDL 語言進(jìn)行算法優(yōu)化。

  FPGA 為設(shè)計(jì)、實(shí)施和修改片上系統(tǒng)級硬件提供了高度的靈活性,在目前全球產(chǎn)業(yè)面臨巨大壓力的情況下,這種靈活性對設(shè)計(jì)人員尤為重要,而且正不斷服務(wù)于更多的產(chǎn)業(yè)、公司和工程師。甚至在產(chǎn)品的設(shè)計(jì)階段,電子系統(tǒng)的設(shè)計(jì)人員就面臨著不斷加劇的商業(yè)挑戰(zhàn)和日益苛刻的產(chǎn)品要求,所以必須利用 FPGA 來解決難題,否則就難以工作。FPGA 廠商要與合作伙伴一道致力于提供新的設(shè)計(jì)方法,幫助客戶跟上快速發(fā)展的業(yè)務(wù)和產(chǎn)品要求的步伐,不斷實(shí)現(xiàn)進(jìn)步。 不僅要滿足 FPGA 硅芯片的發(fā)展要求,還要滿足相關(guān)工具發(fā)展的要求,從而提供更加以市場為導(dǎo)向的、用戶更加友好的設(shè)計(jì)體驗(yàn)。

該信息來源于網(wǎng)絡(luò),如有侵權(quán),請及時(shí)與我們聯(lián)系