99久久免费精品高清特色大片_亚洲色图集配字幕_被多个强壮的黑人灌满精_中文字幕乱码 亚洲精品_国产美女在线

  •  歡迎來到 深圳市毅創(chuàng)騰電子科技有限公司  
網站首頁 > 技術資料> Xilinx可編程邏輯器件FPGA

Xilinx可編程邏輯器件FPGA

信息來源 : 網絡 | 發(fā)布時間 : 2015-08-10 12:38 | 瀏覽次數(shù) : 452

 Xilinx可編程邏輯器件FPGA的SelectIO支持多達⒛種信號接口標準,而每一種標準包括多種驅動電流輸出。不同的驅動電流和接口標準,其輸出阻抗(內阻)不同,因此需選擇相應的匹配電阻。對Xilinx器件,推薦采用串行端接技術。
  當選擇TTL/CMOS標準24 mA驅動電流時,其輸出阻抗大致為13Ω。若傳輸線阻抗Zo=50Ω,那么應該加一個JJΩ的源端匹配電阻。13Ω+JjΩ=46Ω(近似于50Ω,稍微有一點欠阻尼有助于信號的建立時間)。
  當選擇其他傳輸標準和驅動電流時,匹配阻抗會有差異。在高速邏輯和電路設計時,對一些關鍵的信號,如時鐘及控制信號等建議一定要加源端匹配電阻,如圖1所示為單負載串行端接。
 Xilinx器件的單負載串行端
  圖1 Xilinx器件的單負載串行端
  對于一點到多點的設計,也需分別進行匹配處理,可采用如圖2所示的方案。

該信息來源于網絡,如有侵權,請及時與我們聯(lián)系